Trang chủ
Bài viết mới
Diễn đàn
Bài mới trên hồ sơ
Hoạt động mới nhất
VIDEO
Mùa Tết
Văn Học Trẻ
Văn Học News
Media
New media
New comments
Search media
Đại Học
Đại cương
Chuyên ngành
Triết học
Kinh tế
KHXH & NV
Công nghệ thông tin
Khoa học kĩ thuật
Luận văn, tiểu luận
Phổ Thông
Lớp 12
Ngữ văn 12
Lớp 11
Ngữ văn 11
Lớp 10
Ngữ văn 10
LỚP 9
Ngữ văn 9
Lớp 8
Ngữ văn 8
Lớp 7
Ngữ văn 7
Lớp 6
Ngữ văn 6
Tiểu học
Thành viên
Thành viên trực tuyến
Bài mới trên hồ sơ
Tìm trong hồ sơ cá nhân
Credits
Transactions
Xu: 0
Đăng nhập
Đăng ký
Có gì mới?
Tìm kiếm
Tìm kiếm
Chỉ tìm trong tiêu đề
Bởi:
Hoạt động mới nhất
Đăng ký
Menu
Đăng nhập
Đăng ký
Install the app
Cài đặt
Chào mừng Bạn tham gia Diễn Đàn VNKienThuc.com -
Định hướng Forum
Kiến Thức
- HÃY TẠO CHỦ ĐỀ KIẾN THỨC HỮU ÍCH VÀ CÙNG NHAU THẢO LUẬN Kết nối:
VNK X
-
VNK groups
| Nhà Tài Trợ:
BhnongFood X
-
Bhnong groups
-
Đặt mua Bánh Bhnong
KHOA HỌC KỸ THUẬT
Kỹ thuật - Cơ kí
Cấu hình chip nhớ Hybrid Memory Cube 1.0 được công bố: DRAM chồng, băng thông tối đa 320GB/s
JavaScript is disabled. For a better experience, please enable JavaScript in your browser before proceeding.
You are using an out of date browser. It may not display this or other websites correctly.
You should upgrade or use an
alternative browser
.
Trả lời chủ đề
Nội dung
<blockquote data-quote="Văn Sử Địa" data-source="post: 150884" data-attributes="member: 267734"><p style="text-align: center"><strong><span style="font-family: 'times new roman'"><span style="font-size: 15px">CẤU HÌNH CHIP NHỚ HYBRID MEMORY CUBE 1.0 ĐƯỢC CÔNG BỐ: DRAM CHỒNG, BĂNG THÔNG TỐI ĐA 320GB/S</span></span></strong></p> <p style="text-align: center"><strong><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></strong></p> <p style="text-align: center"><strong><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></strong></p> <p style="text-align: center"><strong><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></strong></p> <p style="text-align: center"><strong><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></strong></p> <p style="text-align: center"><strong><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></strong></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Hiệp hội Hybrid Memory Cube (HMC, tạm dịch là Bộ nhớ khối lai) mới đây đã cho đăng tải cấu hình của kiến trúc chip HMC 1.0 sau mười bảy tháng phát triển. Bảng cấu hình này sẽ giúp các công ty sản xuất ra chip HMC có nhiều lớp DRAM chồng lên nhau với dung lượng 2GB, 4GB hoặc 8GB. Với tám đường truyền dữ liệu, băng thông tối đa mà chip HMC 1.0 có thể đạt được là 320GB/s (hai chiều, mỗi chiều 160GB/s), cao hơn mức 128GB/s trên bản mẫu mà Micron từng công bố vào năm 2011. Băng thông này cũng vượt xa con số 11GB/s của công nghệ chip trênRAM DDR3 và 18-20GB/s của DDR4. HMC 1.0 sở hữu mức độ tiêu thụ điện trên mỗi bit nhớ chỉ bằng 1/10 so với DDR3 trong khi kích thước lại nhỏ hơn 90% nên phù hợp sử dụng trong các thiết bị di động như smartphone, tablet...</span></span></p><p></p><p style="text-align: center"><img src="https://cdn.tinhte.vn/attachments/hybrid-memory-cube-2-jpg.1079663/" alt="" class="fr-fic fr-dii fr-draggable " data-size="" style="" /></p> <p style="text-align: center"><span style="font-family: 'times new roman'"> <span style="font-size: 15px"><span style="color: #000000">Ảnh minh họa: một chip nhớ HMC kết nối với một CPU đa nhân</span></span></span><span style="color: #000000"><span style="font-family: 'times new roman'"> <span style="font-size: 15px"></span></span></span></p> <p style="text-align: center"><span style="color: #000000"><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></span></p> <p style="text-align: center"><span style="color: #000000"></span></p> <p style="text-align: center"><span style="color: #000000"></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Hiệp hội Hybrid Memory Cube cho biết sớm nhất phải đến nửa sau năm nay thì sản phẩm đầu tiên sử dụng RAM với chip nhớ HMC 1.0 mới có mặt trên thị trường. Hiện có hơn 100 công ty công nghệ trên khắp thế giới đang cùng góp sức phát triển và sản xuất HMC, trong đó có nhiều tên tuổi lớn như Altera, ARM, Cray, Fujitsu, HP, IBM, Marvell, Micron, National Instruments,Open-Silicon, Samsung, SK hynix, ST Microelectronics, Teradyne...</span></span></p><p style="text-align: center"><span style="font-family: 'times new roman'"> <span style="font-size: 15px"></span></span></p> <p style="text-align: center"><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Hiệp hội này cũng tiết lộ thêm rằng họ đã bắt đầu nghiên cứu thế hệ HMC kế tiếp dự kiến sẽ trình làng vào quý đầu của năm 2014. Thế hệ mới này có thể nâng tốc độ truyền dữ liệu của mỗi chân tiếp xúc từ 10, 12,5 và 15Gb/s lên 28Gb/s ở khoảng cách ngắn, còn tốc độ truyền ở khoảng cách cực ngắn của mỗi chân thì nâng từ 10Gb/s lên 15Gb/s.</span></span></p><p></p><p><strong><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Tìm hiểu sơ lược về HMC</span></span></strong></p><p></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Hybrid Memory Cube (HMC) đại diện cho một sự thay đổi mang tính căn bản của việc sử dụng bộ nhớ trong một hệ thống điện tử. HMC nhắm đến việc kết hợp chặt chẽ "bộ nhớ thông minh" với các thành phần khác như CPU, GPU, ASIC (mạch tích hợp cho từng ứng dụng riêng biệt), từ đó nâng cao đáng kể sức mạnh và hiệu quả tiêu thụ năng lượng của hệ thống.</span></span><span style="font-family: 'times new roman'"> <span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Thành phần cốt lõi của HMC là một lớp logic nhỏ với tốc độ cao nằm bên dưới nhiều lớp DRAM chồng lên nhau theo phương dọc. Các lớp này kết nối với nhau thông qua những đường nội liên kết silicon (TSV). Lớp logic sẽ có nhiệm vụ kiểm soát và điều khiển tất cả DRAM trong chip HMC.</span></span></p><p></p><p style="text-align: center"><img src="https://cdn.tinhte.vn/attachments/micron-hybrid-memory-cube-jpg.1079664/" alt="" class="fr-fic fr-dii fr-draggable " data-size="" style="" /></p> <p style="text-align: center"><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Cấu tạo của một chip HMC: từ trên xuống dưới là Lớp DRAM, lớp Logic và lớp nền để đóng gói</span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Lợi ích của hệ thống sử dụng chip nhớ HMC:</span></span><span style="font-family: 'times new roman'"> <span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Giảm độ trễ: vì HMC có khả năng kiểm soát tốt DRAM nên việc các gói dữ liệu "sắp hàng" đợi đến phiên xử lí sẽ được giảm đi, không gian lưu trữ thì tăng lên. Nhờ đó, CPU có thể nhanh chóng tiếp nhận dữ liệu và thực thi nhiệm vụ của mình. Đối với các hệ thống mạng, đây là điều rất hữu ích.</span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Tăng băng thông: một con chip HMC đơn lẻ có hiệu năng cao hơn 15 lần so với một module DDR3. Các đường nội liên kết giúp tốc độ truyền tải tăng lên cao hơn nhiều so với loại giao tiếp song song dùng trong các module DRAM hiện tại.</span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Giảm điện năng tiêu thụ: Lượng điện mà HMC tiêu thụ cho mỗi bit nhớ thấp hơn 70% so với DDR3.</span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Nhỏ gọn hơn: Kiến trúc chồng chất DRAM của HMC giúp tiết kiệm 90% không gian so với các giải pháp DIMM hiện tại.</span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Tương thích với nhiều nền tảng: lớp logic linh hoạt cho phép các nhà sản xuất chỉnh sửa HMC để nó thích hợp với nhiều nền tảng và ứng dụng khác nhau.</span></span></p><p></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Hiệp hội HMC định nghĩa hai giao kiểu diện vật lý để chip HMC giao tiếp với bộ xử lí của hệ thống:cực ngắn (ultra-short reach, còn gọi là "bộ nhớ gần") và ngắn(short reach, "bộ nhớ xa"). Các nhà sản xuất có thể dùng HMC làm "bộ nhớ gần", tức gắn chip nhớ lân cận với vi xử lí để đạt hiệu năng cao. Nếu không, họ có thể dùng HMC làm "bộ nhớ xa", tức đóng gói chip HMC vào một module (giống như thanh RAM) để đạt hiệu quả tối ưu về năng lượng. Khi đó, DRAM sẽ cách CPU từ 20 cm đến 25 cm, tương tự như thiết kế mà bạn hay thấy trên bo mạch chủ của máy tính.</span></span></p><p><span style="font-family: 'times new roman'"> <span style="font-size: 15px"></span></span></p><p><span style="font-family: 'times new roman'"><span style="font-size: 15px"></span></span></p><p style="text-align: right"><em><span style="font-family: 'times new roman'"> <span style="font-size: 15px">Tinhte - Theo Hiệp hội HMC, Engadget, ComputerWorld, Micron</span></span></em></p><p></p><p style="text-align: center"></p> <p style="text-align: center"></p></blockquote><p></p>
[QUOTE="Văn Sử Địa, post: 150884, member: 267734"] [CENTER][B][FONT=times new roman][SIZE=4]CẤU HÌNH CHIP NHỚ HYBRID MEMORY CUBE 1.0 ĐƯỢC CÔNG BỐ: DRAM CHỒNG, BĂNG THÔNG TỐI ĐA 320GB/S [/SIZE][/FONT][/B][/CENTER] [FONT=times new roman] [SIZE=4]Hiệp hội Hybrid Memory Cube (HMC, tạm dịch là Bộ nhớ khối lai) mới đây đã cho đăng tải cấu hình của kiến trúc chip HMC 1.0 sau mười bảy tháng phát triển. Bảng cấu hình này sẽ giúp các công ty sản xuất ra chip HMC có nhiều lớp DRAM chồng lên nhau với dung lượng 2GB, 4GB hoặc 8GB. Với tám đường truyền dữ liệu, băng thông tối đa mà chip HMC 1.0 có thể đạt được là 320GB/s (hai chiều, mỗi chiều 160GB/s), cao hơn mức 128GB/s trên bản mẫu mà Micron từng công bố vào năm 2011. Băng thông này cũng vượt xa con số 11GB/s của công nghệ chip trênRAM DDR3 và 18-20GB/s của DDR4. HMC 1.0 sở hữu mức độ tiêu thụ điện trên mỗi bit nhớ chỉ bằng 1/10 so với DDR3 trong khi kích thước lại nhỏ hơn 90% nên phù hợp sử dụng trong các thiết bị di động như smartphone, tablet...[/SIZE][/FONT] [CENTER][IMG]https://cdn.tinhte.vn/attachments/hybrid-memory-cube-2-jpg.1079663/[/IMG] [FONT=times new roman] [SIZE=4][COLOR=#000000]Ảnh minh họa: một chip nhớ HMC kết nối với một CPU đa nhân[/COLOR][/SIZE][/FONT][COLOR=#000000][FONT=times new roman] [SIZE=4] [/SIZE][/FONT] [/COLOR][/CENTER] [FONT=times new roman] [SIZE=4]Hiệp hội Hybrid Memory Cube cho biết sớm nhất phải đến nửa sau năm nay thì sản phẩm đầu tiên sử dụng RAM với chip nhớ HMC 1.0 mới có mặt trên thị trường. Hiện có hơn 100 công ty công nghệ trên khắp thế giới đang cùng góp sức phát triển và sản xuất HMC, trong đó có nhiều tên tuổi lớn như Altera, ARM, Cray, Fujitsu, HP, IBM, Marvell, Micron, National Instruments,Open-Silicon, Samsung, SK hynix, ST Microelectronics, Teradyne...[/SIZE][/FONT] [CENTER][FONT=times new roman] [SIZE=4] [/SIZE][/FONT][/CENTER] [FONT=times new roman] [SIZE=4]Hiệp hội này cũng tiết lộ thêm rằng họ đã bắt đầu nghiên cứu thế hệ HMC kế tiếp dự kiến sẽ trình làng vào quý đầu của năm 2014. Thế hệ mới này có thể nâng tốc độ truyền dữ liệu của mỗi chân tiếp xúc từ 10, 12,5 và 15Gb/s lên 28Gb/s ở khoảng cách ngắn, còn tốc độ truyền ở khoảng cách cực ngắn của mỗi chân thì nâng từ 10Gb/s lên 15Gb/s.[/SIZE][/FONT] [B][FONT=times new roman] [SIZE=4]Tìm hiểu sơ lược về HMC[/SIZE][/FONT][/B] [FONT=times new roman] [SIZE=4]Hybrid Memory Cube (HMC) đại diện cho một sự thay đổi mang tính căn bản của việc sử dụng bộ nhớ trong một hệ thống điện tử. HMC nhắm đến việc kết hợp chặt chẽ "bộ nhớ thông minh" với các thành phần khác như CPU, GPU, ASIC (mạch tích hợp cho từng ứng dụng riêng biệt), từ đó nâng cao đáng kể sức mạnh và hiệu quả tiêu thụ năng lượng của hệ thống.[/SIZE][/FONT][FONT=times new roman] [SIZE=4] [/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Thành phần cốt lõi của HMC là một lớp logic nhỏ với tốc độ cao nằm bên dưới nhiều lớp DRAM chồng lên nhau theo phương dọc. Các lớp này kết nối với nhau thông qua những đường nội liên kết silicon (TSV). Lớp logic sẽ có nhiệm vụ kiểm soát và điều khiển tất cả DRAM trong chip HMC.[/SIZE][/FONT] [CENTER][IMG]https://cdn.tinhte.vn/attachments/micron-hybrid-memory-cube-jpg.1079664/[/IMG] [FONT=times new roman] [SIZE=4]Cấu tạo của một chip HMC: từ trên xuống dưới là Lớp DRAM, lớp Logic và lớp nền để đóng gói[/SIZE][/FONT][/CENTER] [FONT=times new roman] [SIZE=4] [/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Lợi ích của hệ thống sử dụng chip nhớ HMC:[/SIZE][/FONT][FONT=times new roman] [SIZE=4] [/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Giảm độ trễ: vì HMC có khả năng kiểm soát tốt DRAM nên việc các gói dữ liệu "sắp hàng" đợi đến phiên xử lí sẽ được giảm đi, không gian lưu trữ thì tăng lên. Nhờ đó, CPU có thể nhanh chóng tiếp nhận dữ liệu và thực thi nhiệm vụ của mình. Đối với các hệ thống mạng, đây là điều rất hữu ích.[/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Tăng băng thông: một con chip HMC đơn lẻ có hiệu năng cao hơn 15 lần so với một module DDR3. Các đường nội liên kết giúp tốc độ truyền tải tăng lên cao hơn nhiều so với loại giao tiếp song song dùng trong các module DRAM hiện tại.[/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Giảm điện năng tiêu thụ: Lượng điện mà HMC tiêu thụ cho mỗi bit nhớ thấp hơn 70% so với DDR3.[/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Nhỏ gọn hơn: Kiến trúc chồng chất DRAM của HMC giúp tiết kiệm 90% không gian so với các giải pháp DIMM hiện tại.[/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Tương thích với nhiều nền tảng: lớp logic linh hoạt cho phép các nhà sản xuất chỉnh sửa HMC để nó thích hợp với nhiều nền tảng và ứng dụng khác nhau.[/SIZE][/FONT] [FONT=times new roman] [SIZE=4]Hiệp hội HMC định nghĩa hai giao kiểu diện vật lý để chip HMC giao tiếp với bộ xử lí của hệ thống:cực ngắn (ultra-short reach, còn gọi là "bộ nhớ gần") và ngắn(short reach, "bộ nhớ xa"). Các nhà sản xuất có thể dùng HMC làm "bộ nhớ gần", tức gắn chip nhớ lân cận với vi xử lí để đạt hiệu năng cao. Nếu không, họ có thể dùng HMC làm "bộ nhớ xa", tức đóng gói chip HMC vào một module (giống như thanh RAM) để đạt hiệu quả tối ưu về năng lượng. Khi đó, DRAM sẽ cách CPU từ 20 cm đến 25 cm, tương tự như thiết kế mà bạn hay thấy trên bo mạch chủ của máy tính.[/SIZE][/FONT] [FONT=times new roman] [SIZE=4] [/SIZE][/FONT] [RIGHT][I][FONT=times new roman] [SIZE=4]Tinhte - Theo Hiệp hội HMC, Engadget, ComputerWorld, Micron[/SIZE][/FONT][/I][/RIGHT] [CENTER] [/CENTER] [/QUOTE]
Tên
Mã xác nhận
Gửi trả lời
KHOA HỌC KỸ THUẬT
Kỹ thuật - Cơ kí
Cấu hình chip nhớ Hybrid Memory Cube 1.0 được công bố: DRAM chồng, băng thông tối đa 320GB/s
Top